David Atienza Alonso
david.atienza@epfl.ch +41 21 693 11 31 http://esl.epfl.ch/
Nationalité: Spanish and Swiss
EPFL > VPA-AVP-CP > AVP-CP > AVP-CP-GE
EPFL STI IEM ESL
ELG 130 (Bâtiment ELG)
Station 11
1015 Lausanne
+41 21 693 11 31
+41 21 693 11 32
Local:
ELG 131
EPFL
>
STI
>
IEM
>
ESL
Web site: Site web: https://esl.epfl.ch
EPFL > VPA-AVP-PGE > AVP-PGE-EDOC > EDEE-ENS
Mission
Prof. Atienza est le Directeur du Laboratoire des Systèmes Embarqués (ESL), où l'ESL développe des technologies de conception au niveau système des systèmes embarqués et les objets connectés (IoT), spécialement les différentes alternatives de raccordement des multiprocesseurs dans les system-sur-puce (MPSoC) avec du contrôle de température, gestion de la mémoire dynamique, design au niveau système et design de systèmes multimédia à très basse consommation.ASSISTANTE ADMINISTRATIVE
Homeira SalimiBiographie
David Atienza est Professeur et Directeur du Laboratoire des Systèmes Embarqués (ESL) à l'EPF Lausanne, Suisse, depuis Octobre 2008. En plus, il est directeur scientifique du Centre EcoCloud pour une informatique durable et de TI vertes à l'EPFL depuis 2021.Ses recherches incluent plusieurs aspects des technologies de conception au niveau système des systèmes embarqués et les objets connectés (IoT), spécialement les différentes alternatives de raccordement des multiprocesseurs dans les system-sur-puce (MPSoC) avec du contrôle de température, gestion de la mémoire dynamique, design au niveau système et design de systèmes multimédia à très basse consommation.
Il est auteur de plus de 300 articles dans plusieurs revues et conférences internationales dans le champ des technologies de conception et automatisation pour les systèmes numériques: DAC, DATE, IEEE Transactions on CAD, ACM Transactions on Design Automation of Embedded Systems, IEEE Transactions on VLSI Systems, the VLSI Journal, Journal of Embedded Systems, etc. Il a reçu une bourse ERC Consolidator Grant en 2016. En plus le prix "ICCAD 10-Year Retrospective Most Influential Paper Award in 2020", le prix "2018 Design Automation Conference (DAC) Under-40 Innovators Award", le prix "IEEE TCCPS Mid-Career Award" en 2018, et le prix "2013 IEEE CEDA Early Career Award" a été décerné au Professeur David Atienza pour ses contributions dans le domaine des méthodes et outils de conception pour les architectures de systèmes multiprocesseurs sur puce, ainsi que le "2012 ACM SIGDA Outstanding New Faculty Award (ONFA)" et un "Outstanding Research Award" d'Oracle en 2011 pour ses contributions dans le domaine des méthodes de control global et stable de la temperature dans les serveurs d'entreprise. Il est nommé "Distinguished Lecturer" (Conférencier Distingué) dans le période 2014-2015 pour IEEE CASS.
Il a aussi reçu comme co-auteur le prix "Best Technical Paper Award" au plusieurs conférénces (ICCAD 2020, ISVLSI 2020, CST-HPCS 2012, VLSI-SoC 2009, etc.). En plus il était chef du conference DATE 2017, GLSVLSI 2011 et VLSI-SoC 2010, et il fait partie du comité de programme de conférence DATE, DAC, ASP-DAC, ICCAD, GLSVLSI, ISVLSI, VLSI-SoC, RTAS, SBCCI et PATMOS entre autres. Il est (ou étais) rédacteur en chef de IEEE Transactions on CAD, et rédacteur associé de plusieurs journaux (IEEE Trans. on Computers, IEEE TETC, ACM Computing Surveys, ACM JETC, ACM TECT, IEEE D&T, IEEE TCAD, etc.). Il était Président du Conseil Exécutif du IEEE Council of Electronic Design Automation (CEDA), et membre du Conseil d'Établissement GOLD du IEEE Circuits and Systems Society (CASS). Il est un ACM Fellow, IEEE Fellow et ELLIS Fellow.
LISTE COMPLÈTE DES PUBLICATIONS
La liste complète des publications est visible au site de publications du ESL (http://esl.epfl.ch/page-33746.html).Publications
Sélection de publications
Ali Pahlevan, Xiaoyu Qu, Marina Zapater, David Atienza IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, Vol. 37, No. 8, pp. 1667-1680, IEEE Press, August 2018. |
Integrating Heuristic and Machine-Learning Methods for Efficient Virtual Machine Allocation in Data Centers |
Loris Duch, Soumya Basu, Rubén Braojos, Giovanni Ansaloni, Laura Pozzi, David Atienza IEEE Transactions on Circuits and Systems: Part I (TCAS-I), Vol. 64, Issue: 9, pp. 2448-2461, IEEE Press, September 2017. |
HEAL-WEAR: an Ultra-Low Power Heterogeneous System for Bio-Signal Analysis |
Karim Kanoun, Cem Tekin, David Atienza, Mihaela van der Schaar IEEE Transactions on Computers, Vol. 65, Issue: 12, pp. 3591-3605, IEEE Computer Society, December 2016. |
Big-Data Streaming Applications Scheduling Based on Staged Multi-Armed Bandits |
Arvind Sridhar, Alessandro Vincenzi, David Atienza, Thomas Brunschwiler IEEE Transactions on Computers, Vol. 63, Issue: 10, pp. 2576-2589, IEEE Computer Society, October 2014. |
3D-ICE: a Compact Thermal Model for Early-Stage Design of Liquid-Cooled ICs |
Hossein Mamaghanian, Nadia Khaled, David Atienza, Pierre Vandergheynst IEEE Transactions on Biomedical Engineering, Vol. 58, No. 12, pp. 120-129, IEEE Press, September 2011. |
Compressed Sensing for Real-Time Energy-Efficient ECG Compression on Wireless Body Sensor Nodes |
Francisco Rincon, Joaquin Recas, Nadia Khaled, David Atienza IEEE Transactions on Information Technology in BioMedicine, Vol. 16, Nr. 11, pp. 1-9, IEEE Press, November 2011. |
Development and Evaluation of Multi-Lead Wavelet-Based ECG Delineation Algorithms for Embedded Wireless Sensor Nodes |
Enseignement & Phd
Enseignement
Electrical and Electronics Engineering
Doctorants
Abdollahinejad Golnoosh, Albini Stefano, Amirshahi Alireza, Burdina Anna, Choné Clément Renaud Jean, Eggermann Grégoire Axel, Huang Darong, Karami Hojjat, Kechris Christodoulos, Liu Qunyou, Machetti Simone, Masinelli Giulio, Medina Morillas Rafael, Orlandic Lara, Pathak Karan, Rodríguez Álvarez Rubén, Samakovlis Dimitrios, Sapriza Araujo Juan Pablo, Shahbazinia Amirhossein, Taji Hossein, Tatli Dimitra, Wang Yuxuan, Yu Mingfei, Yu Pengbo, Zanoli Silvio, Zhu Kai,A dirigé les thèses EPFL de
Aly Mohamed Mostafa Sabry , Baghersalimi Saleh , Basu Soumya Subhra , Beretta Ivan , Braojos Lopez Ruben , Constantin Jeremy Hugues-Felix , De Giovanni Elisabetta , Dell'Agnola Fabio Isidoro Tiberio , Denkinger Benoît Walter , Dogan Ahmed Yasir , Duch Loris Gérard , Forooghifar Farnaz , Iranfar Arman , Kanoun Karim , Klein Joshua Alexander Harrison , Mahankali Sridhar Arvind Raj , Mamaghanian Hossein , Najibi Halima , Pahlevan Ali , Pale Una , Ponzina Flavio , Qureshi Yasir Mahmood , Raghav Shivani , Rios Marco Antonio , Simon William Andrew , Sopic Dionisije , Surrel Grégoire Casimir Joseph , Zanetti Renato ,Cours
Systèmes embarqués microprogrammés
- Introduction à la plate-forme physique de la Nintendo DS
- Introduction au logiciel de compilation et GUI
Microprocesseur et hiérarchie de mémoire
- Architecture des microprocesseurs dans la Nintendo DS
- Organisation de la hiérarchie de mémoire et bus
- Programmation